LAr LAPP

Europe/Paris
Marco Delmastro (LAPP), Olivier Arnaez (LAPP), Tetiana Hryn'ova (LAPP)

Minutes de la réunion LAr@LAPP du 03/11/2025

—————————————————————————————————————
Présents: Tetiana, Marco, Olivier, Oleksii, Florent, Nicolas DD, Nicolas Ch, Fatih, Sylvain, Ferio, Jean
 
 
# Projet Calibration:
- PRR des CLAROCs prévue le 12/12/2025
* Ludovic parlera du design, Oleksii présentera les résultats de tests
* Document à fournir (non obligatoire mais souhaitable) ~une semaine avant
* Nécessaire de discuter la réduction du temps des tests sur le banc du robot (dominée par la connexion aux instruments de mesures qui peut être mutualisée pour tous les chips en faisant une boucle de tests pour chaque chip à l’intérieur du séquenceur sans sortir/rerentrer dans le séquencer pour chaque chip ; on attend une réduction d’un facteur 2 avec un tel changement)
- Meeting calibration exceptionnellement ce jeudi à 11h
- Pas encore de nouvelles du prototype de carte de Stefan
* Olivier a demandé à Stefan (post-meeting) si les DC-DC étaient pilotables : a priori le 5V sera commandante (on/off) par le lpGBT (donc par voie optique)
- Mux
* Le prototype 2x8 voies (8 avec la même techno que l’ancien, 8 avec une nouvelle techno) est testé : quelques transistors cablés dans le mauvais sens pour des pb de footprints (3 voies déjà modifiées par Florent) ; un court-circuit a eu lieu sur la carte, Florent va l’investiguer à la caméra thermique
- Machine f950 utilisée pour les tests de carte out-dated (Ubutun 20), passage à Almalinux pour résoudre des pb de mises à jour à considérer (on sait déployer un tel setup en peu de temps a priori mais backup de f950 nécessaire en amont)
 
 
# Software Phase-1:
- Patch du firmware de l’IPMC LAPP fourni par Fatih : ajout de random backup, temps de retry « bornés » pour éviter les collisions de paquets
- Transitions d’AMC (# > 0) incorrectes dues à un bug dans le firmware du shelf-manager, en principe affectera également la Phase-2 puisque le RTM LATOURNETT est sur l’AMC8 (idem pour LASP ?) ; Fatih va rapporter le pb à Schroff à travers le meeting « offline » jeudi & Olivier en meeting d’opération mercredi
- Coefficients pour saturation sur LATOMEs codés en 22 bits dans DB et en 23 dans FW, pb à résoudre dans les valeurs de la DB
 
 
# LATOURNETT:
- Monté RTM sur banc de test
* Hot-swap controller Ok
* Quelques erreurs dans les tests PRBS mais Ok à 10 Gbps (paramètres ajustables dans Quartus lors de la compilation, a priori les mêmes pour toutes les cartes)
- Certaines commandes passées, d’autres à valider (42 faces avant, composants pour 45 RTMs)
- Peut-être un problème de masse (ou de contact mais peu vraisemblable car pas de pb avec les liens rapides du même connecteur) entre RTM et LATOURNETT ?
- Firmware
* Intégration par Nicolas Ch. du bloc LpGBT Emul qui permet de tester par bouclage plusieurs liens LpGBT
* « Sauts » (~facteur 2) dans les temps de requêtes lpGBT (read en particulier)
* ~900 ns mesurées pour la communication entre le Central et un MATRIX (valide les résultats de la simulation antérieure par Nicolas DD)
* Calcul du timing dans OPC-UA peut-être à revoir ? essayer aussi en mono-thread ?
 
# EMF:
- Discussion à avoir dans le meeting ATLAS intégration sur les mesures de sécurité pour l’allumage du crate Phase-II : webcam ? lampe rouge au-dessus pour prévenir que la LVPS est allumée (même si le canal est éteint) ?
 
# Software Phase-II:
- O(100) µs pour accéder aux registres d’un MATRIX par le serveur OPC-UA
- O(400) µs pour accéder aux registres d’un lpGBT par le serveur OPC-UA alors que seulement ~15µs dans la simulation du firmware (qui n’a pas les temps de propagation réseau ni l’overhead du soft évidemment)
- « bonds » dans les résultats de mesure
 
 
# IPMC CERN:
- pas clair pourquoi le code ne marche pas sur le vrai hardware
- réponses de l’équipe IPMC du CERN à analyser
 
 
# Prochaine réunion LATOURNETT le 12/12/2025
Il y a un compte-rendu associé à cet événement. Les afficher.