ANF "Nano-électronique"
de
dimanche 2 octobre 2022 (16:00)
à
vendredi 7 octobre 2022 (17:30)
lundi 26 septembre 2022
mardi 27 septembre 2022
mercredi 28 septembre 2022
jeudi 29 septembre 2022
vendredi 30 septembre 2022
samedi 1 octobre 2022
dimanche 2 octobre 2022
17:00
Arrivée des participants
Arrivée des participants
17:00 - 20:30
20:30
Dîner
Dîner
20:30 - 21:30
lundi 3 octobre 2022
08:30
Intro/objectif de l’école et presentation des stagiaires
-
Damien PRÊLE
Mohsine MENOUNI
Christine GASQ
Intro/objectif de l’école et presentation des stagiaires
Damien PRÊLE
Mohsine MENOUNI
Christine GASQ
08:30 - 09:00
09:00
Contexte et prospectives scientifiques
-
Arnaud Lucotte
(
IN2P3
)
Contexte et prospectives scientifiques
Arnaud Lucotte
(
IN2P3
)
09:00 - 10:00
10:00
Presentation "flash" des posters
-
Frédéric MOREL
(
IPHC
)
Presentation "flash" des posters
Frédéric MOREL
(
IPHC
)
10:00 - 10:25
- MOREL Frédéric : RISC-V processor evaluation with Cadence Protium platform
10:25
Café
Café
10:25 - 11:00
11:00
Design of analog front-end and IP blocks in 28nm
-
gianluca TRAVERSI
(
Université de Bergame
)
Design of analog front-end and IP blocks in 28nm
gianluca TRAVERSI
(
Université de Bergame
)
11:00 - 12:30
Avantages et des limites des technos fines en passant par des technos plus grosses
12:30
Déjeuner
Déjeuner
12:30 - 13:30
16:00
Analog design in deep submicron technologies: Is it that bad?
-
Josep Maria Sánchez Chiva
(
OMEGA
)
Analog design in deep submicron technologies: Is it that bad?
Josep Maria Sánchez Chiva
(
OMEGA
)
16:00 - 17:30
Even though deep-submicron technologies have been around since a couple of decades now, research groups have preferred to keep working with more mature technologies due to various reasons: performance, reliability, price, internal IP availability, etc. Unfortunately, the market pushes foundries to shut older nodes manufacturing down, forcing research groups to switch to newer nodes. Such change may look intimidating due to the huge differences in performance: supply voltages approach sub-1 V, transistors tend to behave differently, design tools may have changed, layout design turn even more demanding, etc. In this presentation, we first review the main differences in transistors performance in deep-submicron technologies. Then, we take a look at the different design strategies that have been proposed for novel technology nodes, both for transistor sizing and circuit design for lower supply voltages. Layout characteristics and design in deep-submicron technologies have also suffered several changes that are sometimes underrepresented in the literature. For this reason, we will also review the considerations to take into account while layouting our circuits in such novel technologies.
17:30
Retour d’expérience : Simulation d’IR drop dans les ASICs avec Voltus
-
Alexandre Soulier
Frédéric MOREL
(
IPHC
)
Benedetta Nodari
Retour d’expérience : Simulation d’IR drop dans les ASICs avec Voltus
Alexandre Soulier
Frédéric MOREL
(
IPHC
)
Benedetta Nodari
17:30 - 18:15
19:15
Apéritif de bienvenue
Apéritif de bienvenue
19:15 - 20:00
20:00
Dîner
Dîner
20:00 - 21:30
mardi 4 octobre 2022
08:30
Photonique sur silicium (1)
-
Laurent VIVIEN
(
C2N
)
Photonique sur silicium (1)
Laurent VIVIEN
(
C2N
)
08:30 - 10:00
10:00
Café
Café
10:00 - 10:30
10:30
Photonique sur silicium (2)
-
Laurent VIVIEN
(
C2N
)
Photonique sur silicium (2)
Laurent VIVIEN
(
C2N
)
10:30 - 12:00
12:00
Déjeuner
Déjeuner
12:00 - 13:00
16:00
Presentation "flash" des posters
-
Gregory Bertolone
(
IPHC/IN2P3/CNRS
)
Benedetta Nodari
Presentation "flash" des posters
Gregory Bertolone
(
IPHC/IN2P3/CNRS
)
Benedetta Nodari
16:00 - 16:30
1 à 2 slides par personne. < 5min par personne - BERTOLONE Grégory : Fast prototyping of Front End ASICS and validation of associated DAQ with a Cadence Protium platform - CHEN Si : ASIC WFEE dédié à l'instrument X-IFU en technologie ST 130nm SiGe BiCMOS - NODARI Benedetta : CIC
16:30
Architectures différentielles
-
Damien PRELE
(
APC
)
Architectures différentielles
Damien PRELE
(
APC
)
16:30 - 18:00
Le traitement de signaux analogiques différentiels pour le découplage des signaux sensibles au mode commun permet de fortement réduire la susceptibilité des chaînes de détection aux perturbations électromagnétiques (une source de bruit qui souvent n’apparaît qu’a l’utilisation – difficile à prédire/simuler). Les signaux différentiels présentent également d’autres intérêts comme la division par deux de la dynamique nécessaire (très utile pour les technologies fines = faible tension) et la facilité d’interface en couplage continue. Les bus haut débit de données exploitent également des signaux différentiels pour des raisons similaires. L’école se propose de revenir sur les notions de mode commun et mode différentiel et d’explorer le champ d’application des signaux différentielles dans le cadre de fonctions ASIC. La présentation de fonctions différentielles et les méthodes de design associées, ainsi que des aspects de compatibilité électromagnétique seront apportées aux participants.
20:00
Dîner
Dîner
20:00 - 21:30
mercredi 5 octobre 2022
08:30
Distribution de puissance (1)
-
Michael Karagounis
(
Dortmund University of Applied Sciences and Arts
)
Distribution de puissance (1)
Michael Karagounis
(
Dortmund University of Applied Sciences and Arts
)
08:30 - 10:00
partie ASIC
10:00
Café
Café
10:00 - 10:30
10:30
Distribution de puissance (2)
-
Michael Karagounis
(
Dortmund University of Applied Sciences and Arts
)
Distribution de puissance (2)
Michael Karagounis
(
Dortmund University of Applied Sciences and Arts
)
10:30 - 12:00
Partie Systeme
12:00
Déjeuner
Déjeuner
12:00 - 13:00
16:00
Plots d’entrée/sortie, et protection ESD
-
Alicja Michalowska-Forsyth
(
Graz University of Technology
)
Plots d’entrée/sortie, et protection ESD
Alicja Michalowska-Forsyth
(
Graz University of Technology
)
16:00 - 17:30
17:30
ESD contest
-
Alicja Michalowska-Forsyth
(
Graz University of Technology
)
ESD contest
Alicja Michalowska-Forsyth
(
Graz University of Technology
)
17:30 - 18:00
18:00
Bilan ANF
-
Cristine GASQ
Bilan ANF
Cristine GASQ
18:00 - 18:30
20:00
Dîner
Dîner
20:00 - 21:30
jeudi 6 octobre 2022
08:30
Etat des lieux des activités MI2I
-
Samuel Manen
(
LPC Clermont-Ferrand
)
Philippe VALLERAND
(
Laboratoire de physique des 2 infinis Irène Joliot-Curie-IJCLab
)
Etat des lieux des activités MI2I
Samuel Manen
(
LPC Clermont-Ferrand
)
Philippe VALLERAND
(
Laboratoire de physique des 2 infinis Irène Joliot-Curie-IJCLab
)
08:30 - 10:00
10:00
Café
Café
10:00 - 10:30
10:30
Table ronde MI2I/WP
-
tous
Samuel Manen
(
LPC Clermont-Ferrand
)
Philippe VALLERAND
(
Laboratoire de physique des 2 infinis Irène Joliot-Curie-IJCLab
)
Table ronde MI2I/WP
tous
Samuel Manen
(
LPC Clermont-Ferrand
)
Philippe VALLERAND
(
Laboratoire de physique des 2 infinis Irène Joliot-Curie-IJCLab
)
10:30 - 12:00
12:00
Déjeuner
Déjeuner
12:00 - 13:00
16:00
Méthodologies de conception d’ASICs mixtes complexes (1)
-
Bertrand Genneret
(
cadence design systems
)
Méthodologies de conception d’ASICs mixtes complexes (1)
Bertrand Genneret
(
cadence design systems
)
16:00 - 18:00
20:00
Dîner
Dîner
20:00 - 21:30
vendredi 7 octobre 2022
08:00
Méthodologies de conception d’ASICs mixtes complexes (2)
-
Bertrand Genneret
(
Cadence
)
Méthodologies de conception d’ASICs mixtes complexes (2)
Bertrand Genneret
(
Cadence
)
08:00 - 09:30
09:30
Café
Café
09:30 - 10:00
10:00
Méthodologies de conception d’ASICs mixtes complexes (3)
-
Bertrand Genneret
(
cadence design systems
)
Méthodologies de conception d’ASICs mixtes complexes (3)
Bertrand Genneret
(
cadence design systems
)
10:00 - 11:30
11:30
Debrief
-
Damien PRELE
(
APC
)
Christine GASQ
(
LPC
)
Mohsine Menouni
(
CPPM/IN2P3/Aix-Marseille Université
)
Debrief
Damien PRELE
(
APC
)
Christine GASQ
(
LPC
)
Mohsine Menouni
(
CPPM/IN2P3/Aix-Marseille Université
)
11:30 - 12:00
12:00
Déjeuner
Déjeuner
12:00 - 13:00